物联传媒 旗下网站
登录 注册
RFID世界网 >  技术文章  >  其他  >  正文

一种UHF频段RFID读写器的硬件设计

作者:何 滔
来源:微型机与应用
日期:2014-09-11 11:04:26
摘要:针对RFID的一些硬件模块,设计了相应的接口电路,组合成一个实用的基于ARM的RFID读写器。其工作频率为850 MHz~930 MHz,有效识读距离达8 m。实验表明,该产品运行稳定、效果良好。

  射频识别(RFID)技术凭借其远距离的可读取性、快速的识别性、大容量的资料存储能力,已经越来越受到人们的关注。在国外,零售业、交通系统、物流管理以及个人身份管理是其最为主要的应用范畴;而国内RFID市场虽然才起步,但在居民身份证、公交售票、高速公路收费和校园管理等方面已经取得了长足的进展,RFID已经开始逐步深入到我们生活的各个方面。本文针对RFID的一些硬件模块,设计了相应的接口电路,组合成一个实用的基于ARM的RFID读写器[1-3]。

  1 总体方案

  整个系统采用模块化设计,每个模块采用集成度高、功能独立的芯片,并配上一定的外围电路。系统主要分为基于IXP425控制器的主控模块、通信接口(包括以太网、串口和USB接口,电源管理)、具备基带信号调制解调的射频信号采集处理板以及功率放大模块组成,如图1所示。

一种UHF频段RFID读写器的硬件设计

  目前,嵌入式处理器的种类很多,常见的32 bit嵌入式处理器有ARM、PowerPC、Co1dFire等。与其他嵌入式处理器相比,ARM具有体积小、功耗低、成本低、性能高的优点,并提供丰富的片内外围控制电路。设计采用ATMEL公司的AT91SAM7S64微处理器。

  射频模块采用Intel R1000收发器。内含能源扩大器,可在近距离或者2 m内对标签进行编码和阅读,而具体距离由读写器所使用的天线决定。使用R1000读写器的读写范围可以达到10 m。R1000与单独的微处理器连接,这个微处理器可以把由R1000数字信息处理器产生的原始数据转换成EPc或者18000-6c格式的代码,其工作频率为860 MHz~960 MHz,共有56个引脚,采用0.18 μm SiGe BiCMOS先进工艺,面积仅为8 mm×8 mm,功耗只有1.5 W左右,具有很高的集成度。此芯片既可降低设计中的复杂性和生产成本,又能使制造商制造出体积更小,更有创新性的读写器,从而开拓新的RFID应用领域。

  2 硬件设计与实现

  2.1 基于IXP425控制器的主控制部分

  普通阅读器在处理由阅读器访问电子标签获得的原始RFID数据时,通常通过阅读器上的通信接口将该信号送到上层具有中间件的上位机中,这样的处理方式增加了设备集成费用,降低了系统集成度。在此设计中设计一块嵌入式微处理器来替代上位机,将图2所示的中间件和应用进程装到此板子中,只要设计的微处理器系统中嵌入式CPU配置达到ARM9的标准,就能达到运行的要求。

一种UHF频段RFID读写器的硬件设计

  2.2 基于ARM7的射频采集处理器部分

  射频信号采集处理[4-6]采用基于ARM7的嵌入式系统进行处理,与主机之间的通信为串口和以太网接口,与射频芯片进行的数据交换可根据技术方案中采用的射频芯片具体信号灵活设定。基于ARM7的射频采集处理器结构框图如图5所示。

一种UHF频段RFID读写器的硬件设计

  功率放大模块用于对发射信号进行功率放大,增加传输功率,经过功率放大后直接连接到环行器。

  在天线前端AFE部分,天线作为信号从读写器到标签的收发端,直接与环行器相连。对Intel R1000超高频收发器,基于不同的天线子系统,天线有两种配置情况,即单天线模式和双天线模式。双天线模式采用分离的天线将接收器和发射器连接起来,通常情况下,两根独立的天线由一个开关控制,每根天线仅具备接收器功能或发射器功能。对单天线模式,因天线的反射系数并不理想,所以接收增益不能太大,会有饱和的问题。以R1000的高接收灵敏度,可以搭配-10 dB左右的耦合器,视整体线路的隔离而定;对于双天线模式,天线的收发隔离比较理想,接收路径可以使用高增益。

  2.3 外置天线部分

  设计的天线应满足以下要求:

  (1)满足超高频UHF频段要求;

  (2)近场、远场RFID操作可读取单品级标签;

  (3)匹配超高频Gen2或ISO18000-6C RFID标签;

  (4)高性能、低成本天线解决成本;

  (5)适合桌面、壁挂安装。

  3 多层PCB设计

  基于ARM7的射频信号采集PCB板为4层板,顶层、底层为原件面和布线层,中间层为电源层和地层,材料为FR4,介电常数为4.7,尺寸为180 mm×90 mm。基于IXP425控制器的主控制PCB板为6层板,顶层、第3层、第4层、底层为原件面和布线层,第2层和第5层为电源层和地层,材料为FR4,介电常数为4.7,尺寸为250 mm×90 mm。板中有过孔和铜皮设计,过孔的设计是为了布线方便,铜皮的设计减小了信号干扰。

  按本文所述的硬件结构设计方案,可实现一个工作频率为850 MHz~930 MHz的RFID读写器,在系统最大输出功率条件下,有效识读距离可达8 m。目前,RFID超高频技术的发展已比较成熟,也已经有了一些标准,标签的价格也有所下降,但RFID超高频读写器却有变得更大、更复杂和更昂贵的趋势,其消耗能量将更多,制造元件达数百个之多。然而,此次项目的设计采用高度集成的R1000芯片,希望能解决上述问题,既降低芯片设计中的复杂性和生产成本,又能制造出体积更小、更有创新性的读写器,从而开拓新的RFID应用领域。