物联传媒 旗下网站
登录 注册
PIE
  • 对于标签芯片,降低系统时钟频率是降低功耗、提高通讯距离的最有效手段。首先从理论上按照一种等效判决方法推导出PIE解码电路的更低时钟频率,提出了一种低时钟频率下基于ISO 18000-6 TYPE C协议的UHF RFID标签芯片解码电路的实现方案。设计的解码电路大幅度降低了标签芯片解码电路功耗,提高了标签响应灵敏度。
  • 根据超高频RFID国际标准协议EPC GEN2中的规定,基于ARM9芯片S3C2440提出一种适用于超高频读写器的PIE编码以及MILLER2解码的实现方式。设计中使用该芯片的PWM输出进行编码,并使用其外部中断进行解码。通过分析示波器捕捉到的MILLER2波形以及串口打印的解码输出,验证了该设计的正确性。
  • 本文介绍了一种读写器的编解码部分由FPGA来完成的设计方案,由FPGA负责前向链路的PIE编码和后向链路的FM0/miller解码,且解码模块可对标签突发传来的数据立即检测并实施解码,实现了较快的解码速率。FPGA选用的是Altera公司的EP1C3T100C6芯片。
  • 本文对协议做了大体介绍,阐述了整个系统设计的硬件架构,重点介绍了软件设计中的数据基带处理部分,对防碰撞部分、脉冲间隔编码(PIE编码)和双向间隔解码(FMO解码)做了详细介绍。